这是描述信息
兆易创新GD32-GigaDevice-兆易创新代理

兆易创新GD32F130C8T6 - GD32 ARM Cortex-M3 Microcontroller

兆易创新GD32F130C8T6 - GD32 ARM Cortex-M3 Microcontroller GigaDevice Semiconductor Inc. GD32F130xx ARM® Cortex®-M3 32-bit MCU Datasheet General description The GD32F130xx device belongs to the value line of GD32 MCU family. It is a 32-bit general- purpose microcontroller based on the high performance ARM® Cortex®-M3 RISC core with best ratio in terms of processing power, reduced power consumption and peripheral set. The Cortex®-M3 is a next generation processor core which is tightly coupled with a Nested Vectored Interrupt Controller (NVIC), SysTick timer and advanced debug support. The GD32F130xx device incorporates the ARM® Cortex®-M3 32-bit processor core operating at 72 MHz frequency with Flash accesses zero wait states to obtain maximum efficiency. It provides up to 64 KB on-chip Flash memory and up to 8 KB SRAM memory. An extensive range of enhanced I/Os and peripherals connected to two APB buses. The devices offer one 12-bit ADC, up to five general 16-bit timers, a general 32-bit timer, a PWM advanced timer, as well as standard and advanced communication interfaces: up to two SPIs, two I2Cs and two USARTs. The device operates from a 2.6 to 3.6 V power supply and available in –40 to +85 °C temperature range. Several power saving modes provide the flexibility for maximum optimization between wakeup latency and power consumption, an especially important consideration in low power applications. The above features make the GD32F130xx devices suitable for a wide range of applications, especially in areas such as industrial control, motor drives, user interface, power monitor and alarm systems, consumer and handheld equipment, gaming and GPS, E-bike and so on. Device information Table 2-1. GD32F130xx devices features and peripheral list   Part Number GD32F130xx   F4 F6 F8 G4 G6 G8 K4 K6 K8 C4 C6 C8 R8 Flash (KB) 16 32 64 16 32 64 16 32 64 16 32 64 64 SRAM (KB) 4 4 8 4 4 8 4 4 8 4 4 8 8 Timers General timer(32- bit)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   1 (1)   General timer(16- bit)   4 (2,13,15-16)   4 (2,13,15-16)   4 (2,13,15-16)   4 (2,13,15-16)   4 (2,13,15-16)   5 (2,13-16)   4 (2,13,15-16)   4 (2,13,15-16)   5 (2,13-16)   4 (2,13,15-16)   4 (2,13,15-16)   5 (2,13-16)   5 (2,13-16)   Advanced timer(16- bit)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   1 (0)   SysTick 1 1 1 1 1 1 1 1 1 1 1 1 1   Watchdog 2 2 2 2 2 2 2 2 2 2 2 2 2   RTC 1 1 1 1 1 1 1 1 1 1 1 1 1 Connectivity   USART 1 (0) 2 (0-1) 2 (0-1) 1 (0) 2 (0-1) 2 (0-1) 1 (0) 2 (0-1) 2 (0-1) 1 (0) 2 (0-1) 2 (0-1) 2 (0-1)     I2C 1 (0) 1 (0) 2 (0-1) 1 (0) 1 (0) 2 (0-1) 1 (0) 1 (0) 2 (0-1) 1 (0) 1 (
兆易创新GD32-GigaDevice-兆易创新代理
产品描述

兆易创新GD32F130C8T6 - GD32 ARM Cortex-M3 Microcontroller

GigaDevice Semiconductor Inc.
GD32F130xx
ARM® Cortex®-M3 32-bit MCU
Datasheet

General description

The GD32F130xx device belongs to the value line of GD32 MCU family. It is a 32-bit general- purpose microcontroller based on the high performance ARM® Cortex®-M3 RISC core with best ratio in terms of processing power, reduced power consumption and peripheral set. The Cortex®-M3 is a next generation processor core which is tightly coupled with a Nested Vectored Interrupt Controller (NVIC), SysTick timer and advanced debug support.
The GD32F130xx device incorporates the ARM® Cortex®-M3 32-bit processor core operating at 72 MHz frequency with Flash accesses zero wait states to obtain maximum efficiency. It provides up to 64 KB on-chip Flash memory and up to 8 KB SRAM memory. An extensive range of enhanced I/Os and peripherals connected to two APB buses. The devices offer one 12-bit ADC, up to five general 16-bit timers, a general 32-bit timer, a PWM advanced timer, as well as standard and advanced communication interfaces: up to two SPIs, two I2Cs and two USARTs.
The device operates from a 2.6 to 3.6 V power supply and available in –40 to +85 °C temperature range. Several power saving modes provide the flexibility for maximum optimization between wakeup latency and power consumption, an especially important consideration in low power applications.
The above features make the GD32F130xx devices suitable for a wide range of applications, especially in areas such as industrial control, motor drives, user interface, power monitor and alarm systems, consumer and handheld equipment, gaming and GPS, E-bike and so on.

Device information

Table 2-1. GD32F130xx devices features and peripheral list

 

Part Number

GD32F130xx

 

F4

F6

F8

G4

G6

G8

K4

K6

K8

C4

C6

C8

R8

Flash (KB)

16

32

64

16

32

64

16

32

64

16

32

64

64

SRAM (KB)

4

4

8

4

4

8

4

4

8

4

4

8

8

Timers

General timer(32-

bit)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

1

(1)

 

General timer(16-

bit)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

5

(2,13-16)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

5

(2,13-16)

 

4

(2,13,15-16)

 

4

(2,13,15-16)

 

5

(2,13-16)

 

5

(2,13-16)

 

Advanced

timer(16- bit)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

1

(0)

 

SysTick

1

1

1

1

1

1

1

1

1

1

1

1

1

 

Watchdog

2

2

2

2

2

2

2

2

2

2

2

2

2

 

RTC

1

1

1

1

1

1

1

1

1

1

1

1

1

Connectivity

 

USART

1

(0)

2

(0-1)

2

(0-1)

1

(0)

2

(0-1)

2

(0-1)

1

(0)

2

(0-1)

2

(0-1)

1

(0)

2

(0-1)

2

(0-1)

2

(0-1)

 

 

I2C

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

2

(0-1)

 

 

SPI

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

1

(0)

1

(0)

2

(0-1)

2

(0-1)

GPIO

15

15

15

23

23

23

27

27

27

39

39

39

55

EXTI

16

16

16

16

16

16

16

16

16

16

16

16

16

ADC

Units

1

1

1

1

1

1

1

1

1

1

1

1

1

 

Channels

(External)

 

9

 

9

 

9

 

10

 

10

 

10

 

10

 

10

 

10

 

10

 

10

 

10

 

16

 

Channels

(Internal)

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

3

 

Package

 

TSSOP20

 

QFN28

QFN32

LQFP32

 

LQFP48

LQFP

64

Memory map

Table 2-2. GD32F130xx memory map

Pre-defined

Regions

 

Bus

 

Address

 

Peripherals

 

 

0xE000 0000 - 0xE00F FFFF

Cortex-M3 internal peripherals

External Device

 

0xA000 0000 - 0xDFFF FFFF

Reserved

External RAM

 

0x6000 0000 - 0x9FFF FFFF

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Peripherals

AHB1

0x5000 0000 - 0x5FFF FFFF

Reserved

 

 

 

 

 

AHB2

0x4800 1800 - 0x4FFF FFFF

Reserved

 

 

0x4800 1400 - 0x4800 17FF

GPIOF

 

 

0x4800 1000 - 0x4800 13FF

Reserved

 

 

0x4800 0C00 - 0x4800 0FFF

GPIOD

 

 

0x4800 0800 - 0x4800 0BFF

GPIOC

 

 

0x4800 0400 - 0x4800 07FF

GPIOB

 

 

0x4800 0000 - 0x4800 03FF

GPIOA

 

 

 

 

 

 

 

AHB1

0x4002 4400 - 0x47FF FFFF

Reserved

 

 

0x4002 4000 - 0x4002 43FF

Reserved

 

 

0x4002 3400 - 0x4002 3FFF

Reserved

 

 

0x4002 3000 - 0x4002 33FF

CRC

 

 

0x4002 2400 - 0x4002 2FFF

Reserved

 

 

0x4002 2000 - 0x4002 23FF

FMC

 

 

0x4002 1400 - 0x4002 1FFF

Reserved

 

 

0x4002 1000 - 0x4002 13FF

RCU

 

 

0x4002 0400 - 0x4002 0FFF

Reserved

 

 

0x4002 0000 - 0x4002 03FF

DMA

 

 

 

 

 

 

 

 

 

 

APB2

0x4001 4C00 - 0x4001 FFFF

Reserved

 

 

0x4001 4800 - 0x4001 4BFF

TIMER16

 

 

0x4001 4400 - 0x4001 47FF

TIMER15

 

 

0x4001 4000 - 0x4001 43FF

TIMER14

 

 

0x4001 3C00 - 0x4001 3FFF

Reserved

 

 

0x4001 3800 - 0x4001 3BFF

USART0

 

 

0x4001 3400 - 0x4001 37FF

Reserved

 

 

0x4001 3000 - 0x4001 33FF

SPI0

 

 

0x4001 2C00 - 0x4001 2FFF

TIMER0

 

 

0x4001 2800 - 0x4001 2BFF

Reserved

 

 

0x4001 2400 - 0x4001 27FF

ADC

 

 

0x4001 0800 - 0x4001 23FF

Reserved

 

 

0x4001 0400 - 0x4001 07FF

EXTI

 

 

0x4001 0000 - 0x4001 03FF

SYSCFG

 

 

APB1

0x4000 C400 - 0x4000 FFFF

Reserved

 

 

0x4000 C000 - 0x4000 C3FF

Reserved

 

Pre-defined

Regions

 

Bus

 

Address

 

Peripherals

 

 

0x4000 7C00 - 0x4000 BFFF

Reserved

 

 

0x4000 7800 - 0x4000 7BFF

Reserved

 

 

0x4000 7400 - 0x4000 77FF

Reserved

 

 

0x4000 7000 - 0x4000 73FF

PMU

 

 

0x4000 6400 - 0x4000 6FFF

Reserved

 

 

0x4000 6000 - 0x4000 63FF

Reserved

 

 

0x4000 5C00 - 0x4000 5FFF

Reserved

 

 

0x4000 5800 - 0x4000 5BFF

I2C1

 

 

0x4000 5400 - 0x4000 57FF

I2C0

 

 

0x4000 4800 - 0x4000 53FF

Reserved

 

 

0x4000 4400 - 0x4000 47FF

USART1

 

 

0x4000 4000 - 0x4000 43FF

Reserved

 

 

0x4000 3C00 - 0x4000 3FFF

Reserved

 

 

0x4000 3800 - 0x4000 3BFF

SPI1

 

 

0x4000 3400 - 0x4000 37FF

Reserved

 

 

0x4000 3000 - 0x4000 33FF

FWDGT

 

 

0x4000 2C00 - 0x4000 2FFF

WWDGT

 

 

0x4000 2800 - 0x4000 2BFF

RTC

 

 

0x4000 2400 - 0x4000 27FF

Reserved

 

 

0x4000 2000 - 0x4000 23FF

TIMER13

 

 

0x4000 1400 - 0x4000 1FFF

Reserved

 

 

0x4000 1000 - 0x4000 13FF

Reserved

 

 

0x4000 0800 - 0x4000 0FFF

Reserved

 

 

0x4000 0400 - 0x4000 07FF

TIMER2

 

 

0x4000 0000 - 0x4000 03FF

TIMER1

 

SRAM

 

0x2000 2000 - 0x3FFF FFFF

Reserved

 

 

0x2000 0000 - 0x2000 1FFF

SRAM

 

 

 

Code

 

0x1FFF F810 - 0x1FFF FFFF

Reserved

 

 

0x1FFF F800 - 0x1FFF F80F

Option bytes

 

 

0x1FFF EC00 - 0x1FFF F7FF

System memory

 

 

0x0801 0000 - 0x1FFF EBFF

Reserved

 

 

0x0800 0000 - 0x0800 FFFF

Main Flash memory

 

 

0x0000 0000 - 0x07FF FFFF

Aliased to Flash or system memory

 

GD32F130R8 LQFP64 pin definitions

Table 2-3. GD32F130R8 LQFP64 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

VBAT

1

P

 

Default: VBAT

PC13-

TAMPER- RTC

 

2

 

I/O

 

 

Default: PC13

Additional: RTC_TAMP0, RTC_TS, RTC_OUT, WKUP1

PC14- OSC32IN

 

3

 

I/O

 

Default: PC14 Additional: OSC32IN

PC15- OSC32OU

T

 

4

 

I/O

 

 

Default: PC15 Additional: OSC32OUT

PF0- OSCIN

 

5

 

I/O

 

5VT

Default: PF0 Additional: OSCIN

PF1-

OSCOUT

 

6

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

7

I/O

 

Default: NRST

 

PC0

 

8

 

I/O

 

Default: PC0

Alternate: EVENTOUT Additional: ADC_IN10

 

PC1

 

9

 

I/O

 

Default: PC1 Alternate: EVENTOUT

Additional: ADC_IN11

 

PC2

 

10

 

I/O

 

Default: PC2 Alternate: EVENTOUT

Additional: ADC_IN12

 

PC3

 

11

 

I/O

 

Default: PC3 Alternate: EVENTOUT

Additional: ADC_IN13

VSSA

12

P

 

Default: VSSA

VDDA

13

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

14

 

 

I/O

 

Default: PA0

Alternate: USART1_CTS, TIMER1_CH0, TIMER1_ETI, I2C1_SCL

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

PA1

 

15

 

I/O

 

Default: PA1

Alternate: USART1_RTS, TIMER1_CH1, I2C1_SDA,

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

EVENTOUT

 

 

 

 

Additional: ADC_IN1

 

 

 

 

Default: PA2

PA2

16

I/O

 

Alternate: USART1_TX, TIMER1_CH2, TIMER14_CH0 ,

 

 

 

 

Additional: ADC_IN2

 

 

 

 

Default: PA3

PA3

17

I/O

 

Alternate: USART1_RX, TIMER1_CH3, TIMER14_CH1

 

 

 

 

Additional: ADC_IN3

 

PF4

 

18

 

I/O

 

5VT

Default: PF4

Alternate: SPI1_NSS, EVENTOUT

 

PF5

 

19

 

I/O

 

5VT

Default: PF5

Alternate: EVENTOUT

 

 

 

 

Default: PA4

PA4

20

I/O

 

Alternate: SPI0_NSS, USART1_CK, TIMER13_CH0,

SPI1_NSS

 

 

 

 

Additional: ADC_IN4

 

 

 

 

Default: PA5

PA5

21

I/O

 

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

 

 

 

 

Additional: ADC_IN5

 

 

 

 

Default: PA6

PA6

22

I/O

 

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN,

TIMER15_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN6

 

 

 

 

Default: PA7

PA7

23

I/O

 

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0,

TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN7

 

 

 

 

Default: PC4

PC4

24

I/O

 

Alternate: EVENTOUT

 

 

 

 

Additional: ADC_IN14

 

PC5

 

25

 

I/O

 

Default: PC5

Additional: ADC_IN15

 

 

 

 

Default: PB0

PB0

26

I/O

 

Alternate: TIMER2_CH2, TIMER0_CH1_ON, USART1_RX,

EVENTOUT

 

 

 

 

Additional: ADC_IN8

 

 

 

 

Default: PB1

PB1

27

I/O

 

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON,

SPI1_SCK

 

 

 

 

Additional: ADC_IN9

PB2

28

I/O

5VT

Default: PB2

 

PB10

 

29

 

I/O

 

5VT

Default: PB10

Alternate: I2C1_SCL, TIMER1_CH2

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

PB11

 

30

 

I/O

 

5VT

Default: PB11

Alternate: I2C1_SDA, TIMER1_CH3, EVENTOUT

VSS

31

P

 

Default: VSS

VDD

32

P

 

Default: VDD

 

PB12

 

33

 

I/O

 

5VT

Default: PB12

Alternate: SPI1_NSS, TIMER0_BRKIN, I2C1_SMBA,

EVENTOUT

 

PB13

 

34

 

I/O

 

5VT

Default: PB13

Alternate: SPI1_SCK, TIMER0_CH0_ON

 

PB14

 

35

 

I/O

 

5VT

Default: PB14

Alternate: SPI1_MISO, TIMER0_CH1_ON, TIMER14_CH0

 

 

PB15

 

 

36

 

 

I/O

 

 

5VT

Default: PB15

Alternate: SPI1_MOSI, TIMER0_CH2_ON, TIMER14_CH0_ON, TIMER14_CH1

Additional: RTC_REFIN

 

PC6

 

37

 

I/O

 

5VT

Default: PC6

Alternate: TIMER2_CH0

 

PC7

 

38

 

I/O

 

5VT

Default: PC7

Alternate: TIMER2_CH1

 

PC8

 

39

 

I/O

 

5VT

Default: PC8

Alternate: TIMER2_CH2

 

PC9

 

40

 

I/O

 

5VT

Default: PC9

Alternate: TIMER2_CH3

 

PA8

 

41

 

I/O

 

5VT

Default: PA8

Alternate: USART0_CK, TIMER0_CH0, CK_OUT, USART1_TX, EVENTOUT

 

PA9

 

42

 

I/O

 

5VT

Default: PA9

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN, I2C0_SCL

 

PA10

 

43

 

I/O

 

5VT

Default: PA10

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

I2C0_SDA

 

PA11

 

44

 

I/O

 

5VT

Default: PA11

Alternate: USART0_CTS, TIMER0_CH3, EVENTOUT

 

PA12

 

45

 

I/O

 

5VT

Default: PA12

Alternate: USART0_RTS, TIMER0_ETI, EVENTOUT

 

PA13

 

46

 

I/O

 

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO

 

PF6

 

47

 

I/O

 

5VT

Default: PF6

Alternate: I2C1_SCL

 

PF7

 

48

 

I/O

 

5VT

Default: PF7 Alternate: I2C1_SDA

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

PA14

49

I/O

5VT

Default: PA14

Alternate: USART1_TX, SWCLK, SPI1_MOSI

 

PA15

 

50

 

I/O

 

5VT

Default: PA15

Alternate: SPI0_NSS, USART1_RX, TIMER1_CH0, TIMER1_ETI, SPI1_NSS, EVENTOUT

PC10

51

I/O

5VT

Default: PC10

PC11

52

I/O

5VT

Default: PC11

PC12

53

I/O

5VT

Default: PC12

PD2

54

I/O

5VT

Default: PD2

Alternate: TIMER2_ETI

 

PB3

 

55

 

I/O

 

5VT

Default: PB3

Alternate: SPI0_SCK, TIMER1_CH1, EVENTOUT

PB4

56

I/O

5VT

Default: PB4

Alternate: SPI0_MISO, TIMER2_CH0, EVENTOUT

 

PB5

 

57

 

I/O

 

5VT

Default: PB5

Alternate: SPI0_MOSI, I2C0_SMBA, TIMER15_BRKIN, TIMER2_CH1

 

PB6

 

58

 

I/O

 

5VT

Default: PB6

Alternate: I2C0_SCL, USART0_TX, TIMER15_CH0_ON

PB7

59

I/O

5VT

Default: PB7

Alternate: I2C0_SDA, USART0_RX, TIMER16_CH0_ON

BOOT0

60

I

 

Default: BOOT0

PB8

61

I/O

5VT

Default: PB8

Alternate: I2C0_SCL, TIMER15_CH0

 

PB9

 

62

 

I/O

 

5VT

Default: PB9

Alternate: I2C0_SDA, IFRP_OUT, TIMER16_CH0,

EVENTOUT

VSS

63

P

 

Default: VSS

VDD

64

P

 

Default: VDD

Notes:
(1)Type: I = input, O = output, P = power.
(2)I/O Level: 5VT = 5 V tolerant.
 

GD32F130Cx LQFP48 pin definitions

Table 2-4. GD32F130Cx LQFP48 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

VBAT

1

P

 

Default: VBAT

PC13- TAMPER- RTC

 

2

 

I/O

 

 

Default: PC13

Additional: RTC_TAMP0, RTC_TS, RTC_OUT, WKUP1

PC14-

OSC32IN

 

3

 

I/O

 

Default: PC14 Additional: OSC32IN

PC15-

OSC32OUT

 

4

 

I/O

 

Default: PC15 Additional: OSC32OUT

 

PF0-OSCIN

 

5

 

I/O

 

5VT

Default: PF0

Additional: OSCIN

PF1- OSCOUT

 

6

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

7

I/O

 

Default: NRST

VSSA

8

P

 

Default: VSSA

VDDA

9

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

10

 

 

I/O

 

Default: PA0

Alternate: USART0_CTS(3), USART1_CTS(4), TIMER1_CH0, TIMER1_ETI, I2C1_SCL(5)

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

 

PA1

 

 

11

 

 

I/O

 

Default: PA1

Alternate: USART0_RTS(3), USART1_RTS(4), TIMER1_CH1, I2C1_SDA(5), EVENTOUT

Additional: ADC_IN1

 

 

PA2

 

 

12

 

 

I/O

 

Default: PA2

Alternate: USART0_TX(3), USART1_TX(4), TIMER1_CH2, TIMER14_CH0

Additional: ADC_IN2

 

 

PA3

 

 

13

 

 

I/O

 

Default: PA3

Alternate: USART0_RX(3), USART1_RX(4), TIMER1_CH3, TIMER14_CH1

Additional: ADC_IN3

 

 

PA4

 

 

14

 

 

I/O

 

Default: PA4

Alternate: SPI0_NSS, USART0_CK(3), USART1_CK(4), TIMER13_CH0, SPI1_NSS(5)

Additional: ADC_IN4

 

PA5

 

15

 

I/O

 

Default: PA5

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

Additional: ADC_IN5

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Default: PA6

PA6

16

I/O

 

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN,

TIMER15_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN6

 

 

 

 

Default: PA7

PA7

17

I/O

 

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0,

TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN7

 

 

 

 

Default: PB0

PB0

18

I/O

 

Alternate: TIMER2_CH2, TIMER0_CH1_ON, USART1_RX(4),

EVENTOUT

 

 

 

 

Additional: ADC_IN8

 

 

 

 

Default: PB1

PB1

19

I/O

 

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON,

SPI1_SCK(5)

 

 

 

 

Additional: ADC_IN9

PB2

20

I/O

5VT

Default: PB2

 

PB10

 

21

 

I/O

 

5VT

Default: PB10

Alternate: I2C1_SCL(5), TIMER1_CH2

 

PB11

 

22

 

I/O

 

5VT

Default: PB11

Alternate: I2C1_SDA(5), TIMER1_CH3, EVENTOUT

VSS

23

P

 

Default: VSS

VDD

24

P

 

Default: VDD

 

 

 

 

Default: PB12

PB12

25

I/O

5VT

Alternate: SPI0_NSS(3), SPI1_NSS(5), TIMER0_BRKIN,

 

 

 

 

I2C1_SMBA(5), EVENTOUT

 

PB13

 

26

 

I/O

 

5VT

Default: PB13

Alternate: SPI0_SCK(3), SPI1_SCK(5), TIMER0_CH0_ON

 

 

 

 

Default: PB14

PB14

27

I/O

5VT

Alternate: SPI0_MISO(3), SPI1_MISO(5), TIMER0_CH1_ON,

 

 

 

 

TIMER14_CH0

 

 

 

 

Default: PB15

 

PB15

 

28

 

I/O

 

5VT

Alternate: SPI0_MOSI(3), SPI1_MOSI(5), TIMER0_CH2_ON,

TIMER14_CH0_ON, TIMER14_CH1

 

 

 

 

Additional: RTC_REFIN

 

 

 

 

Default: PA8

PA8

29

I/O

5VT

Alternate: USART0_CK, TIMER0_CH0, CK_OUT,

 

 

 

 

USART1_TX(4), EVENTOUT

 

 

 

 

Default: PA9

PA9

30

I/O

5VT

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN,

 

 

 

 

I2C0_SCL

PA10

31

I/O

5VT

Default: PA10

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

I2C0_SDA

PA11

32

I/O

5VT

Default: PA11

Alternate: USART0_CTS, TIMER0_CH3, EVENTOUT

 

PA12

 

33

 

I/O

 

5VT

Default: PA12

Alternate: USART0_RTS, TIMER0_ETI, EVENTOUT

PA13

34

I/O

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO(5)

 

PF6

 

35

 

I/O

 

5VT

Default: PF6

Alternate: I2C1_SCL(5), I2C0_SCL(6)

PF7

36

I/O

5VT

Default: PF7

Alternate: I2C1_SDA(5), I2C0_SCL(6)

 

PA14

 

37

 

I/O

 

5VT

Default: PA14

Alternate: USART0_TX(3), USART1_TX(4), SWCLK, SPI1_MOSI(5)

 

PA15

 

38

 

I/O

 

5VT

Default: PA15

Alternate: SPI0_NSS, USART0_RX(3), USART1_RX(4), TIMER1_CH0, TIMER1_ETI, SPI1_NSS(5), EVENTOUT

PB3

39

I/O

5VT

Default: PB3

Alternate: SPI0_SCK, TIMER1_CH1, EVENTOUT

PB4

40

I/O

5VT

Default: PB4

Alternate: SPI0_MISO, TIMER2_CH0, EVENTOUT

 

PB5

 

41

 

I/O

 

5VT

Default: PB5

Alternate: SPI0_MOSI, I2C0_SMBA, TIMER15_BRKIN, TIMER2_CH1

PB6

42

I/O

5VT

Default: PB6

Alternate: I2C0_SCL, USART0_TX, TIMER15_CH0_ON

 

PB7

 

43

 

I/O

 

5VT

Default: PB7

Alternate: I2C0_SDA, USART0_RX, TIMER16_CH0_ON

BOOT0

44

I

 

Default: BOOT0

PB8

45

I/O

5VT

Default: PB8

Alternate: I2C0_SCL, TIMER15_CH0,

 

PB9

 

46

 

I/O

 

5VT

Default: PB9

Alternate: I2C0_SDA, IFRP_OUT, TIMER16_CH0,

EVENTOUT

VSS

47

P

 

Default: VSS

VDD

48

P

 

Default: VDD

Notes:
(1)Type: I = input, O = output, P = power.
(2)I/O Level: 5VT = 5 V tolerant.
(3)Functions are available on GD32F130C4 devices only.

(4)Functions are available on GD32F130C8/6 devices.
(5)Functions are available on GD32F130C8 devices.
(6)Functions are available on GD32F130C4/6 devices.

GD32F130Kx LQFP32 pin definitions

Table 2-5. GD32F130Kx LQFP32 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

VDD

1

P

 

Default: VDD

PF0- OSCIN

 

2

 

I/O

 

5VT

Default: PF0 Additional: OSCIN

PF1-

OSCOUT

 

3

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

4

I/O

 

Default: NRST

VDDA

5

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

6

 

 

I/O

 

Default: PA0

Alternate: USART0_CTS(3), USART1_CTS(4), TIMER1_CH0, TIMER1_ETI, I2C1_SCL(5)

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

 

PA1

 

 

7

 

 

I/O

 

Default: PA1

Alternate: USART0_RTS(3), USART1_RTS(4), TIMER1_CH1, I2C1_SDA(5), EVENTOUT

Additional: ADC_IN1

 

 

PA2

 

 

8

 

 

I/O

 

Default: PA2

Alternate: USART0_TX(3), USART1_TX(4), TIMER1_CH2, TIMER14_CH0

Additional: ADC_IN2

 

 

PA3

 

 

9

 

 

I/O

 

Default: PA3

Alternate: USART0_RX(3), USART1_RX(4), TIMER1_CH3, TIMER14_CH1

Additional: ADC_IN3

 

 

PA4

 

 

10

 

 

I/O

 

Default: PA4

Alternate: SPI0_NSS, USART0_CK(3), USART1_CK(4), TIMER13_CH0, SPI1_NSS(5)

Additional: ADC_IN4

 

PA5

 

11

 

I/O

 

Default: PA5

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

Additional: ADC_IN5

 

 

PA6

 

 

12

 

 

I/O

 

Default: PA6

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN, TIMER15_CH0, EVENTOUT

Additional: ADC_IN6

PA7

13

I/O

 

Default: PA7

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0,

 

 

 

 

TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN7

 

 

 

 

Default: PB0

PB0

14

I/O

 

Alternate: TIMER2_CH2, TIMER0_CH1_ON, USART1_RX(4),

EVENTOUT

 

 

 

 

Additional: ADC_IN8

 

 

 

 

Default: PB1

PB1

15

I/O

 

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON,

SPI1_SCK(5)

 

 

 

 

Additional: ADC_IN9

Vss

16

P

5VT

Default: Vss

VDD

17

P

 

Default: VDD

 

 

 

 

Default: PA8

PA8

18

I/O

5VT

Alternate: USART0_CK, TIMER0_CH0, CK_OUT,

 

 

 

 

USART1_TX(4), EVENTOUT

 

 

 

 

Default: PA9

PA9

19

I/O

5VT

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN,

 

 

 

 

I2C0_SCL

 

 

 

 

Default: PA10

PA10

20

I/O

5VT

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

 

 

 

 

I2C0_SDA

 

PA11

 

21

 

I/O

 

5VT

Default: PA11

Alternate: USART0_CTS, TIMER0_CH3, EVENTOUT

 

PA12

 

22

 

I/O

 

5VT

Default: PA12

Alternate: USART0_RTS, TIMER0_ETI, EVENTOUT

 

PA13

 

23

 

I/O

 

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO(5)

 

 

 

 

Default: PA14

PA14

24

I/O

5VT

Alternate: USART0_TX(3), USART1_TX(4), SWCLK,

 

 

 

 

SPI1_MOSI(5)

 

 

 

 

Default: PA15

PA15

25

I/O

5VT

Alternate: SPI0_NSS, USART0_RX(3), USART1_RX(4),

 

 

 

 

TIMER1_CH0, TIMER1_ETI, SPI1_NSS(5), EVENTOUT

 

PB3

 

26

 

I/O

 

5VT

Default: PB3

Alternate: SPI0_SCK, TIMER1_CH1, EVENTOUT

 

PB4

 

27

 

I/O

 

5VT

Default: PB4

Alternate: SPI0_MISO, TIMER2_CH0, EVENTOUT

 

 

 

 

Default: PB5

PB5

28

I/O

5VT

Alternate: SPI0_MOSI, I2C0_SMBA, TIMER15_BRKIN,

 

 

 

 

TIMER2_CH1

PB6

29

I/O

5VT

Default: PB6

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Alternate: I2C0_SCL, USART0_TX, TIMER15_CH0_ON

 

PB7

 

30

 

I/O

 

5VT

Default: PB7

Alternate: I2C0_SDA, USART0_RX, TIMER16_CH0_ON

BOOT0

31

I

 

Default: BOOT0

Vss

32

P

 

Default: Vss

Notes:
(1)Type: I = input, O = output, P = power.
(2)I/O Level: 5VT = 5 V tolerant.
(3)Functions are available on GD32F130K4 devices only.
(4)Functions are available on GD32F130K8/6 devices.
(5)Functions are available on GD32F130K8 devices.

GD32F130Kx QFN32 pin definitions
Table 2-6. GD32F130Kx QFN32 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

VDD

1

P

 

Default: VDD

PF0-

OSCIN

 

2

 

I/O

 

5VT

Default: PF0 Additional: OSCIN

PF1- OSCOUT

 

3

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

4

I/O

 

Default: NRST

VDDA

5

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

6

 

 

I/O

 

Default: PA0

Alternate: USART0_CTS(3), USART1_CTS(4), TIMER1_CH0, TIMER1_ETI, I2C1_SCL(5)

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

 

PA1

 

 

7

 

 

I/O

 

Default: PA1

Alternate: USART0_RTS(3), USART1_RTS(4), TIMER1_CH1, I2C1_SDA(5), EVENTOUT

Additional: ADC_IN1

 

 

PA2

 

 

8

 

 

I/O

 

Default: PA2

Alternate: USART0_TX(3), USART1_TX(4), TIMER1_CH2, TIMER14_CH0

Additional: ADC_IN2

PA3

9

I/O

 

Default: PA3

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Alternate: USART0_RX(3), USART1_RX(4), TIMER1_CH3,

 

 

 

 

TIMER14_CH1

 

 

 

 

Additional: ADC_IN3

 

 

 

 

Default: PA4

PA4

10

I/O

 

Alternate: SPI0_NSS, USART0_CK(3), USART1_CK(4),

TIMER13_CH0, SPI1_NSS(5)

 

 

 

 

Additional: ADC_IN4

 

 

 

 

Default: PA5

PA5

11

I/O

 

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

 

 

 

 

Additional: ADC_IN5

 

 

 

 

Default: PA6

PA6

12

I/O

 

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN,

TIMER15_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN6

 

 

 

 

Default: PA7

PA7

13

I/O

 

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0,

TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

 

 

 

 

Additional: ADC_IN7

 

 

 

 

Default: PB0

PB0

14

I/O

 

Alternate: TIMER2_CH2, TIMER0_CH1_ON, USART1_RX(4),

EVENTOUT

 

 

 

 

Additional: ADC_IN8

 

 

 

 

Default: PB1

PB1

15

I/O

 

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON,

SPI1_SCK(5)

 

 

 

 

Additional: ADC_IN9

PB2

16

I/O

5VT

Default: PB2

VDD

17

P

 

Default: VDD

 

 

 

 

Default: PA8

PA8

18

I/O

5VT

Alternate: USART0_CK, TIMER0_CH0, CK_OUT,

 

 

 

 

USART1_TX(4), EVENTOUT

 

 

 

 

Default: PA9

PA9

19

I/O

5VT

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN,

 

 

 

 

I2C0_SCL

 

 

 

 

Default: PA10

PA10

20

I/O

5VT

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

 

 

 

 

I2C0_SDA

 

PA11

 

21

 

I/O

 

5VT

Default: PA11

Alternate: USART0_CTS, TIMER0_CH3, EVENTOUT

 

PA12

 

22

 

I/O

 

5VT

Default: PA12

Alternate: USART0_RTS, TIMER0_ETI, EVENTOUT

 

PA13

 

23

 

I/O

 

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO(5)

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

PA14

 

24

 

I/O

 

5VT

Default: PA14

Alternate: USART0_TX(3), USART1_TX(4), SWCLK, SPI1_MOSI(5)

 

PA15

 

25

 

I/O

 

5VT

Default: PA15

Alternate: SPI0_NSS, USART0_RX(3), USART1_RX(4), TIMER1_CH0, TIMER1_ETI, SPI1_NSS(5), EVENTOUT

 

PB3

 

26

 

I/O

 

5VT

Default: PB3

Alternate: SPI0_SCK, TIMER1_CH1, EVENTOUT

 

PB4

 

27

 

I/O

 

5VT

Default: PB4

Alternate: SPI0_MISO, TIMER2_CH0, EVENTOUT

 

PB5

 

28

 

I/O

 

5VT

Default: PB5

Alternate: SPI0_MOSI, I2C0_SMBA, TIMER15_BRKIN, TIMER2_CH1

 

PB6

 

29

 

I/O

 

5VT

Default: PB6

Alternate: I2C0_SCL, USART0_TX, TIMER15_CH0_ON

 

PB7

 

30

 

I/O

 

5VT

Default: PB7

Alternate: I2C0_SDA, USART0_RX, TIMER16_CH0_ON

BOOT0

31

I

 

Default: BOOT0

 

PB8

 

32

 

I/O

 

5VT

Default: PB8

Alternate: I2C0_SCL, TIMER15_CH0

Notes:
(6)Type: I = input, O = output, P = power.
(7)I/O Level: 5VT = 5 V tolerant.
(8)Functions are available on GD32F130K4 devices only.
(9)Functions are available on GD32F130K8/6 devices.
(10)Functions are available on GD32F130K8 devices.

GD32F130Gx QFN28 pin definitions
Table 2-7. GD32F130Gx QFN28 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

BOOT0

1

I

 

Default: BOOT0

PF0- OSCIN

 

2

 

I/O

 

5VT

Default: PF0 Additional: OSCIN

PF1- OSCOUT

 

3

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

4

I/O

 

Default: NRST

VDDA

5

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

6

 

 

I/O

 

Default: PA0

Alternate: USART0_CTS(3), USART1_CTS(4), TIMER1_CH0, TIMER1_ETI, I2C1_SCL(5)

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

 

PA1

 

 

7

 

 

I/O

 

Default: PA1

Alternate: USART0_RTS(3), USART1_RTS(4), TIMER1_CH1, I2C1_SDA(5), EVENTOUT

Additional: ADC_IN1

 

 

PA2

 

 

8

 

 

I/O

 

Default: PA2

Alternate: USART0_TX(3), USART1_TX(4), TIMER1_CH2, TIMER14_CH0

Additional: ADC_IN2

 

 

PA3

 

 

9

 

 

I/O

 

Default: PA3

Alternate: USART0_RX(3), USART1_RX(4), TIMER1_CH3, TIMER14_CH1

Additional: ADC_IN3

 

 

PA4

 

 

10

 

 

I/O

 

Default: PA4

Alternate: SPI0_NSS, USART0_CK(3), USART1_CK(4), TIMER13_CH0, SPI1_NSS(5)

Additional: ADC_IN4

 

PA5

 

11

 

I/O

 

Default: PA5

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

Additional: ADC_IN5

 

 

PA6

 

 

12

 

 

I/O

 

Default: PA6

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN, TIMER15_CH0, EVENTOUT

Additional: ADC_IN6

 

 

PA7

 

 

13

 

 

I/O

 

Default: PA7

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0, TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

Additional: ADC_IN7

PB0

14

I/O

 

Default: PB0

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

Alternate: TIMER2_CH2, TIMER0_CH1_ON, USART1_RX(4), EVENTOUT

Additional: ADC_IN8

 

 

PB1

 

 

15

 

 

I/O

 

Default: PB1

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON, SPI1_SCK(5)

Additional: ADC_IN9

VSS

16

P

 

Default: VSS

VDD

17

P

 

Default: VDD

 

PA8

 

18

 

I/O

 

5VT

Default: PA8

Alternate: USART0_CK, TIMER0_CH0, CK_OUT, USART1_TX(4), EVENTOUT

 

PA9

 

19

 

I/O

 

5VT

Default: PA9

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN , I2C0_SCL

 

PA10

 

20

 

I/O

 

5VT

Default: PA10

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

I2C0_SDA

PA13

21

I/O

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO(5)

 

PA14

 

22

 

I/O

 

5VT

Default: PA14

Alternate: USART0_TX(3), USART1_TX(4), SWCLK, SPI1_MOSI(5)

 

PA15

 

23

 

I/O

 

5VT

Default: PA15

Alternate: SPI0_NSS, USART0_RX(3), USART1_RX(4), TIMER1_CH0, TIMER1_ETI, SPI1_NSS(5), EVENTOUT

PB3

24

I/O

5VT

Default: PB3

Alternate: SPI0_SCK, TIMER1_CH1, EVENTOUT

 

PB4

 

25

 

I/O

 

5VT

Default: PB4

Alternate: SPI0_MISO, TIMER2_CH0, EVENTOUT

 

PB5

 

26

 

I/O

 

5VT

Default: PB5

Alternate: SPI0_MOSI, I2C0_SMBA, TIMER15_BRKIN, TIMER2_CH1

PB6

27

I/O

5VT

Default: PB6

Alternate: I2C0_SCL, USART0_TX, TIMER15_CH0_ON

PB7

28

I/O

5VT

Default: PB7

Alternate: I2C0_SDA, USART0_RX, TIMER16_CH0_ON

Notes:
(1)Type: I = input, O = output, P = power.
(2)I/O Level: 5VT = 5 V tolerant.
(3)Functions are available on GD32F130G4 devices only.
(4)Functions are available on GD32F130G8/6 devices.
(5)Functions are available on GD32F130G8 devices.

GD32F130Fx TSSOP20 pin definitions

Table 2-8. GD32F130Fx TSSOP20 pin definitions

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

BOOT0

1

I

 

Default: BOOT0

PF0- OSCIN

 

2

 

I/O

 

5VT

Default: PF0 Additional: OSCIN

PF1-

OSCOUT

 

3

 

I/O

 

5VT

Default: PF1 Additional: OSCOUT

NRST

4

I/O

 

Default: NRST

VDDA

5

P

 

Default: VDDA

 

 

PA0-WKUP

 

 

6

 

 

I/O

 

Default: PA0

Alternate: USART0_CTS(3), USART1_CTS(4), TIMER1_CH0, TIMER1_ETI, I2C1_SCL(5)

Additional: ADC_IN0, RTC_TAMP1, WKUP0

 

 

PA1

 

 

7

 

 

I/O

 

Default: PA1

Alternate: USART0_RTS(3), USART1_RTS(4), TIMER1_CH1, I2C1_SDA(5), EVENTOUT

Additional: ADC_IN1

 

 

PA2

 

 

8

 

 

I/O

 

Default: PA2

Alternate: USART0_TX(3), USART1_TX(4), TIMER1_CH2, TIMER14_CH0

Additional: ADC_IN2

 

 

PA3

 

 

9

 

 

I/O

 

Default: PA3

Alternate: USART0_RX(3), USART1_RX(4), TIMER1_CH3, TIMER14_CH1

Additional: ADC_IN3

 

 

PA4

 

 

10

 

 

I/O

 

Default: PA4

Alternate: SPI0_NSS, USART0_CK(3), USART1_CK(4), TIMER13_CH0, SPI1_NSS(5)

Additional: ADC_IN4

 

PA5

 

11

 

I/O

 

Default: PA5

Alternate: SPI0_SCK, TIMER1_CH0, TIMER1_ETI

Additional: ADC_IN5

 

 

PA6

 

 

12

 

 

I/O

 

Default: PA6

Alternate: SPI0_MISO, TIMER2_CH0, TIMER0_BRKIN, TIMER15_CH0, EVENTOUT

Additional: ADC_IN6

 

PA7

 

13

 

I/O

 

Default: PA7

Alternate: SPI0_MOSI, TIMER2_CH1, TIMER13_CH0,

 

 

 

Pin Name

 

 

Pins

 

 

Pin Type(1)

 

 

I/O Level(2)

 

 

Functions description

 

 

 

 

TIMER0_CH0_ON, TIMER16_CH0, EVENTOUT

Additional: ADC_IN7

 

 

PB1

 

 

14

 

 

I/O

 

Default: PB1

Alternate: TIMER2_CH3, TIMER13_CH0, TIMER0_CH2_ON, SPI1_SCK(5)

Additional: ADC_IN9

VSS

15

P

 

Default: VSS

VDD

16

P

 

Default: VDD

 

PA9

 

17

 

I/O

 

5VT

Default: PA9

Alternate: USART0_TX, TIMER0_CH1, TIMER14_BRKIN, I2C0_SCL

 

PA10

 

18

 

I/O

 

5VT

Default: PA10

Alternate: USART0_RX, TIMER0_CH2, TIMER16_BRKIN,

I2C0_SDA

 

PA13

 

19

 

I/O

 

5VT

Default: PA13

Alternate: IFRP_OUT, SWDIO, SPI1_MISO(5)

 

PA14

 

20

 

I/O

 

5VT

Default: PA14

Alternate: USART0_TX(3), USART1_TX(4), SWCLK, SPI1_MOSI(5)

Notes:
(1)Type: I = input, O = output, P = power.
(2)I/O Level: 5VT = 5 V tolerant.
(3)Functions are available on GD32F130F4 devices only.
(4)Functions are available on GD32F130F8/6 devices.
(5)Functions are available on GD32F130F8 devices.

扫二维码用手机看

飞睿无线定位测距uwb标签UWB芯片厂商UWB定位公司实现无缝定位的领跑者

在当今数字化世界中,定位技术的重要性越来越被广泛认知和应用。从室内导航到物流跟踪,无线测距UWB芯片的出现为各行各业带来了新的可能性。而在这个充满竞争的领域中,一家名为飞睿UWB定位公司的无线定位测距uwb标签UWB芯片厂商,凭借其先进的技术和创新能力,成功成为实现无缝定位的先进者。 UWB(Ultra-Wideband)是一种广泛应用于室内定位和跟踪的无线通信技术。相比传统的定位技术,如GPS或Wi-Fi,UWB具有更高的精度和定位准确性。这一技术利用短脉冲信号的传播时间来计算物体与基站之间的距离,从而实现高精度的定位。 飞睿UWB定位公司作为一家专注于UWB技术研发和应用的企业,不仅在无线定位测距uwb标签UWB芯片领域拥有深厚的技术实力,而且在产品研发和市场推广方面也积累了丰富的经验。该公司的核心业务包括UWB芯片的设计、制造、销售和技术支持,并提供完整的解决方案来满足不同行业的需求。 一、UWB芯片的优势和应用 UWB芯片作为实现准确定位和跟踪的关键技术,具有许多优势和广泛应用的潜力。首先,UWB芯片具有高精度的定位能力,可以达到亚厘米级的精度,尤其适用于对位置精度要求高的应用场景。其次,UWB技术在室内环境中的表现出色,能够克服传统技术在室内多路径干扰和信号衰减方面的限制。此外,UWB芯片还能够实现低功耗和高数据传输速率,适用于物流追踪、室内导航、智能家居等领域。 二、飞睿UWB定位公司的研发实力和技术创新 飞睿UWB定位公司以其突出的研发实力和技术创新能力在行业内独树一帜。该公司拥有一支由工程师和科研人员组成的专业团队,致力于UWB芯片的研发和创新应用。不仅在硬件设计方面有着丰富的经验,还在信号处理算法和定位算法等核心技术上有着深入研究。通过持续的技术创新和研发投入,UWB定位公司不断地提升产品性能,满足市场需求。 三、UWB定位公司的产品与解决方案 飞睿作为一家专业的无线定位测距uwb标签UWB芯片厂商,UWB定位公司提供了多款优秀的产品与解决方案。首先,飞睿的UWB芯片具有高性能和可靠性,能够满足各行业对定位精度和稳定性的要求。其次,UWB定位公司还提供完善的软件开发工具和技术支持,帮助客户快速集成和开发应用。此外,UWB定位公司还定制化的解决方案,根据客户的具体需求提供全面的技术支持和服务,确保系统的稳定运行和良好的用户体验。 四、UWB定位公司的应用案例 UWB定位公司的产品和解决方案已经成功应用于多个行业,并取得了显著的成果。以下是一些应用案例的介绍: 1. 物流和仓储管理:UWB定位技术可以实时追踪货物的位置和运动轨迹,提高物流效率和准确性。通过在仓库内部安装UWB基站,可以实现对货物的高精度定位,减少货物丢失和误配的情况,提升仓储管理的效率。 2. 室内导航和定位服务:UWB芯片可以用于室内导航和定位服务,帮助人们快速找到目的地并提供导航指引。在商场、机场、医院等场所安装UWB基站,可以提供准确的导航服务,为用户提供更好的体验。 3. 车联网和自动驾驶:UWB技术在车联网和自动驾驶领域也有广泛应用。通过在车辆中安装UWB传感器和芯片,可以实现车辆之间的精准通信和定位,提升驾驶安全性和车辆自主性。 4. 工业制造和机器人:在工业制造和机器人领域,UWB技术可以用于定位和跟踪移动设备和机器人的位置,提高生产效率和自动化水平。通过与其他传感器和系统的结合,可以实现更智能化的制造和操作。 五、未来发展和挑战 飞睿作为无线定位测距uwb标签UWB芯片厂商和定位技术提供商,UWB定位公司面临着许多机遇和挑战。随着物联网和人工智能的快速发展,对于精准定位和跟踪的需求将越来越大。UWB技术在室内定位、智能交通、工业制造等领域有着广阔的应用前景。然而,市场竞争激烈,技术要求不断提高,对于UWB定位公司来说,需要不断加强技术研发和创新能力,提供更优秀的产品和解决方案,赢得客户的信任和市场份额。 六、技术合作与生态建设 飞睿UWB定位公司在推动技术合作与生态建设方面也取得了显著成绩。他们积极与其他行业的厂商和合作伙伴进行技术交流和合作,共同推动UWB技术的发展和应用。通过与硬件设备生产商、软件开发公司以及系统集成商等的合作,UWB定位公司不仅拓展了产品的应用领域,还实现了技术的互补和资源的共享,加快了技术创新的速度和效果。 七、用户体验与满意度 作为先进的UWB芯片厂商和定位技术提供商,飞睿UWB定位公司一直将用户体验和满意度放在优先位置。他们注重产品的易用性和稳定性,在产品设计和功能开发上持续优化,以提供更好的用户体验。同时,UWB定位公司还建立了完善的售后服务体系,及时响应客户的需求和问题,并提供技术支持和解决方案,确保用户能够充分发挥UWB技术的价值和效果,获得满意的使用体验。 八、安全与隐私保护 在定位技术应用的同时,飞睿UWB定位公司也重视用户的安全和隐私保护。他们在产品设计和开发中注入了安全机制,采用加密和身份验证等技术手段,确保用户的数据和隐私得到有效保护。同时,UWB定位公司严格遵守相关法规和行业标准,保证数据的合法和合规使用,为用户提供可信赖的定位解决方案。 九、社会责任与可持续发展 作为一家具有社会责任感的企业,飞睿uwb标签UWB定位公司积极关注可持续发展和环境保护。他们在生产过程中注重资源的合理利用和能源的节约,致力于减少对环境的影响。同时,UWB定位公司也积极参与社会公益活动,回馈社会,为推动可持续发展和社会进步做出贡献。 总结: 飞睿UWB定位公司作为一家先进的无线定位测距uwb标签UWB芯片厂商和解决方案提供商,通过先进的技术研发和创新能力,成功实现了无缝定位的先进地位。他们的产品和解决方案在物流管理、室内导航、车联网、工业制造等领域展现出了巨大的应用潜力和市场前景。同时,UWB定位公司注重用户体验和满意度,积极推动技术合作与生态建设,关注安全与隐私保护,承担社会责任,致力于可持续发展。相信在不久的将来,UWB定位公司将以其先进的技术和卓越的服务,继续引领无线测距UWB芯片领域的发展,为行业和用户带来更多的创新和价值。
点击查看更多
18
2022-02

uA级别智能门锁低功耗雷达模块让门锁更加智能省电节约功耗

发布时间: : 2022-02--18
uA级别智能门锁低功耗雷达模块让门锁更加智能省电节约功耗,指纹门锁并不是什么新鲜事,我相信每个人都很熟悉。随着近年来智能家居的逐步普及,指纹门锁也进入了成千上万的家庭。今天的功耗雷达模块指纹门锁不仅消除了繁琐的钥匙,而且还提供了各种智能功能,uA级别智能门锁低功耗雷达模块用在智能门锁上,可以实现门锁的智能感应屏幕,使电池寿命延长3-5倍,如与其他智能家居连接,成为智能场景的开关。所以今天的指纹门锁更被称为智能门锁。 今天,让我们来谈谈功耗雷达模块智能门锁的安全性。希望能让更多想知道智能门锁的朋友认识下。 指纹识别是智能门锁的核心 指纹识别技术在我们的智能手机上随处可见。从以前的实体指纹识别到屏幕下的指纹识别,可以说指纹识别技术已经相当成熟。指纹识别可以说是整个uA级低功耗雷达模块智能门锁的核心。 目前主要有三种常见的指纹识别方法,即光学指纹识别、半导体指纹识别和超声指纹识别。 光学指纹识别 让我们先谈谈光学指纹识别的原理实际上是光的反射。我们都知道指纹本身是不均匀的。当光照射到我们的指纹上时,它会反射,光接收器可以通过接收反射的光来绘制我们的指纹。就像激光雷达测绘一样。 光学指纹识别通常出现在打卡机上,手机上的屏幕指纹识别技术也使用光学指纹识别。今天的光学指纹识别已经达到了非常快的识别速度。 然而,光学指纹识别有一个缺点,即硬件上的活体识别无法实现,容易被指模破解。通常,活体识别是通过软件算法进行的。如果算法处理不当,很容易翻车。 此外,光学指纹识别也容易受到液体的影响,湿手解锁的成功率也会下降。 超声指纹识别 超声指纹识别也被称为射频指纹识别,其原理与光学类型相似,但超声波使用声波反射,实际上是声纳的缩小版本。因为使用声波,不要担心水折射会降低识别率,所以超声指纹识别可以湿手解锁。然而,超声指纹识别在防破解方面与光学类型一样,不能实现硬件,可以被指模破解,活体识别仍然依赖于算法。 半导体指纹识别 半导体指纹识别主要采用电容、电场(即我们所说的电感)、温度和压力原理来实现指纹图像的收集。当用户将手指放在前面时,皮肤形成电容阵列的极板,电容阵列的背面是绝缘极板。由于不同区域指纹的脊柱与谷物之间的距离也不同,因此每个单元的电容量随之变化,从而获得指纹图像。半导体指纹识别具有价格低、体积小、识别率高的优点,因此大多数uA级低功耗雷达模块智能门锁都采用了这种方案。半导体指纹识别的另一个功能是活体识别。传统的硅胶指模无法破解。 当然,这并不意味着半导体可以百分识别活体。所谓的半导体指纹识别活体检测不使用指纹活体体征。本质上,它取决于皮肤的材料特性,这意味着虽然传统的硅胶指模无法破解。 一般来说,无论哪种指纹识别,都有可能被破解,只是说破解的水平。然而,今天的指纹识别,无论是硬件生活识别还是算法生活识别,都相对成熟,很难破解。毕竟,都可以通过支付级别的认证,大大保证安全。 目前,市场上大多数智能门锁仍将保留钥匙孔。除了指纹解锁外,用户还可以用传统钥匙开门。留下钥匙孔的主要目的是在指纹识别故障或智能门锁耗尽时仍有开门的方法。但由于有钥匙孔,它表明它可以通过技术手段解锁。 目前市场上的锁等级可分为A、B、C三个等级,这三个等级主要是通过防暴开锁和防技术开锁的程度来区分的。A级锁要求技术解锁时间不少于1分钟,B级锁要求不少于5分钟。即使是高级别的C级锁也只要求技术解锁时间不少于10分钟。 也就是说,现在市场上大多数门锁,无论是什么级别,在专业的解锁大师面前都糊,只不过是时间长短。 安全是重要的,是否安全增加了人们对uA级别低功耗雷达模块智能门锁安全的担忧。事实上,现在到处都是摄像头,强大的人脸识别,以及移动支付的出现,使家庭现金减少,所有这些都使得入室盗窃的成本急剧上升,近年来各省市的入室盗窃几乎呈悬崖状下降。 换句话说,无论锁有多安全,无论锁有多难打开,都可能比在门口安装摄像头更具威慑力。 因此,担心uA级别低功耗雷达模块智能门锁是否不安全可能意义不大。毕竟,家里的防盗锁可能不安全。我们应该更加关注门锁能给我们带来多少便利。 我们要考虑的是智能门锁的兼容性和通用性。毕竟,智能门锁近年来才流行起来。大多数人在后期将普通机械门锁升级为智能门锁。因此,智能门锁能否与原门兼容是非常重要的。如果不兼容,发现无法安装是一件非常麻烦的事情。 uA级别低功耗雷达模块智能门锁主要是为了避免带钥匙的麻烦。因此,智能门锁的便利性尤为重要。便利性主要体现在指纹的识别率上。手指受伤导致指纹磨损或老年人指纹较浅。智能门锁能否识别是非常重要的。 当然,如果指纹真的失效,是否有其他解锁方案,如密码解锁或NFC解锁。还需要注意密码解锁是否有虚假密码等防窥镜措施。 当然,智能门锁的耐久性也是一个需要特别注意的地方。uA级别低功耗雷达模块智能门锁主要依靠内部电池供电,这就要求智能门锁的耐久性尽可能好,否则经常充电或更换电池会非常麻烦。 智能门锁低功耗雷达模块:让门锁更加智能省电节约功耗 在当今信息化时代,智能门锁已经成为人们生活中不可或缺的一部分。对于门锁制造商来说,如何提高门锁的安全性、实用性和便利性,成为他们面对的重要课题。随着人们对门锁智能化的需求越来越高,门锁的能耗问题也成为了门锁制造商需要重视的问题。为此,越来越多的门锁制造商开始推出以低功耗为主题的系列产品。在这样的背景下,智能门锁低功耗雷达模块应运而生。 智能门锁低功耗雷达模块是一种新型技术,其采取雷达技术对门锁周围的物体进行探测,一旦发现门锁附近有人靠近,便会将门锁自动解锁,无需使用钥匙。同时,在保持智能控制的前提下,实现了门锁省电、节约功耗,延长门锁使用寿命。 在使用智能门锁低功耗雷达模块的门锁中,控制电路和自动解锁机制是关键的部件。控制电路采用先进的芯片技术,通过优秀的功耗控制以实现模块化管理。而自动解锁机制不仅可以通过微波信号控制实现门锁的无钥匙解锁,还能够在门锁未处理的情况下自动锁定,保障门锁的安全。 智能门锁低功耗雷达模块的主要特点是:低功耗、高灵敏度和高可靠性。该模块在进行人体检测时,可以远距离探测到距离为5-7米远处的人体信号,目标检测速度极快,而且对门锁周围的环境要求不高。同时,该模块采用了自适应自动补偿技术,能够根据不同环境的变化自动调整信号发射和接收参数,减小误检率。 在使用智能门锁低功耗雷达模块的门锁中,其功耗可以做到非常低,一组电池能够支持门锁持续使用几年左右。而且这样的智能门锁除了具有自动解锁的功能,还可与APP相互匹配,实现了远程操作的便捷性。 总的来说,智能门锁低功耗雷达模块的问世,解决了门锁安全性和省电节省方面的问题,是智能门锁材料不可或缺的一部分。作为门锁制造商,只有不断创新,利用这种新型技术,将会在行业中占据重要的地位。 除了上文所述的主要特点和优势,智能门锁低功耗雷达模块还具有以下几点: 1. 实时监测门锁周围环境变化,通过物体的距离体积和运动来确定是否有人靠近门锁,并控制门锁的开启或关闭,使得门锁更加智能化。 2. 可对门锁附件进行检测,如门挂、门应急照明灯以及紧急呼叫按钮等,并及时给出响应,确保门锁能够正常运作。这样,门锁在不受干扰的情况下,能够 保持安全通道。 3. 通过智能学习技术,能够自适应网站多种环境的变化,让智能门锁低功耗雷达模块更加准确和精细的控制门锁的开关,节约能耗并延长使用寿命。 4. 能够与其他智能电器相连,如智能家居系统、电视等,形成智能家居生态圈,更好地控制家庭访客进出,让生活更加方便。 综上所述,智能门锁低功耗雷达模块的出现,对提升门锁能耗管理和智能化有着重要作用。门锁制造商只有将这些新型技术运用到门锁产品中,才能更加贴合用户需求,满足消费市场的日益增长的智能化需求。
查看详情 查看详情
14
2022-01

微波雷达传感器雷达感应浴室镜上的应用

发布时间: : 2022-01--14
微波雷达传感器雷达感应浴室镜上的应用,如今,家用电器的智能化已成为一种常态,越来越多的人开始在自己的浴室里安装智能浴室镜。但是还有很多人对智能浴镜的理解还不够深入,今天就来说说这个话题。 什么是智能浴室镜?智慧型浴室镜,顾名思义,就是卫浴镜子智能化升级,入门级产品基本具备了彩灯和镜面触摸功能,更高档次的产品安装有微波雷达传感器智能感应,当感应到有人接近到一定距离即可开启亮灯或者亮屏操作,也可三色无极调,智能除雾,语音交互,日程安排备忘,甚至在镜子上看电视,听音乐,气象预报,问题查询,智能控制,健康管理等。 智能化雷达感应浴室镜与普通镜的区别,为什么要选TA?,就功能而言,普通浴镜价格用它没有什么压力!而且雷达感应智能浴镜会让人犹豫不决是否“值得一看”。就功能和应用而言,普通浴镜功能单一,而微波雷达传感器智能浴室镜功能创新:镜子灯光色温和亮度可以自由调节,镜面还可以湿手触控,智能除雾,既环保又健康! 尽管智能浴镜比较新颖,但功能丰富,体验感更好,特别是入门级的智能浴镜,具有基础智能化功能,真的适合想体验下智能化的小伙伴们。 给卫生间安装微波雷达传感器浴室镜安装注意什么? ①确定智能浴室镜的安装位置,因为是安装时在墙壁上打孔,一旦安装后一般无法移动位置。 ②在选购雷达感应智能浴室镜时,根据安装位置确定镜子的形状和尺寸。 ③确定智能浴镜的安装位置后,在布线时为镜子预留好电源线。 ④确定微波雷达传感器智能浴镜的安装高度,一般智能浴镜的标准安装高度约85cm(从地砖到镜子底),具体安装高度要根据家庭成员的身高及使用习惯来决定。 ⑤镜面遇到污渍,可用酒精或30%清洁稀释液擦洗,平时可用干毛巾养护,注意多通风。
查看详情 查看详情
14
2024-09

超宽带通信车载UWB芯片:创新车载通信新时代

发布时间: : 2024-09--14
随着汽车智能化、网联化的不断演进,车载通信技术的发展也日益成为汽车科技创新的焦点。近年来,超宽带(Ultra-Wideband,简称UWB)通信技术的崛起,为车载通信领域带来了创新性的创新。本文将深入探讨超宽带通信车载UWB芯片的技术原理、应用优势、市场前景,以及当前的发展现状与趋势。 一、超宽带通信技术概述 超宽带通信技术是一种无线通信技术,它利用纳秒至微秒级的非正弦波窄脉冲传输数据,具有高速率、低功耗、高精度定位等特点。与传统的无线通信技术相比,UWB技术具有更高的数据传输速率和更低的功耗,同时能够实现厘米级的准确定位,因此在车载通信领域具有广阔的应用前景。 二、超宽带通信车载UWB芯片的技术原理 超宽带通信车载UWB芯片是实现车载UWB通信的核心部件。它采用先进的脉冲无线电技术,通过发射和接收纳秒级脉冲信号来传输数据。这些脉冲信号具有极宽的频谱范围,能够在短时间内传输大量数据,从而实现高速、高效的车载通信。 UWB芯片还具备高精度定位能力。通过测量脉冲信号从发射到接收的时间差,可以准确计算出信号传输的距离,进而实现厘米级的定位精度。这一特性使得UWB芯片在车载导航、自动驾驶等领域具有独特的优势。 三、超宽带通信车载UWB芯片的应用优势 高速数据传输:UWB芯片能够实现高达数百兆比特每秒的数据传输速率,满足车载多媒体、车载娱乐等应用对高速数据传输的需求。 低功耗特性:UWB技术采用短脉冲信号进行通信,功耗极低,有助于延长车载设备的续航时间。 高精度定位:UWB芯片能够实现厘米级的定位精度,为车载导航、自动驾驶等应用提供精准的位置信息。 抗干扰能力强:UWB信号具有较高的频率和极短的脉冲宽度,能够有效抵抗多径效应和干扰信号,提高通信的可靠性。 安全性高:UWB通信具有极强的安全性,信号传输距离短、难以被截获,能够有效保护车载通信的安全性。 四、超宽带通信车载UWB芯片的市场前景 随着汽车智能化、网联化的加速发展,车载通信技术的需求日益旺盛。超宽带通信车载UWB芯片作为一种具有高速、低功耗、高精度定位等优势的新型通信技术,将在未来车载通信市场中占据重要地位。 目前,国内外众多汽车厂商和科技公司已经开始关注并投入研发超宽带通信车载UWB芯片。预计未来几年,随着技术的不断进步和成本的不断降低,UWB芯片将广泛应用于汽车领域,推动车载通信技术的发展。 同时,随着5G、物联网等技术的深度融合,车载UWB芯片将与其他车载通信技术形成互补,共同构建智能、安全、高效的车载通信网络。这将为自动驾驶、智能交通等领域的发展提供有力支撑,推动汽车产业向更加智能化、网联化的方向发展。 五、超宽带通信车载UWB芯片的发展现状与趋势 目前,超宽带通信车载UWB芯片的研发和应用尚处于起步阶段,但已经展现出强大的潜力和广阔的应用前景。未来,UWB芯片将呈现以下发展趋势: 技术不断创新:随着研究的深入和技术的进步,UWB芯片的性能将不断提升,数据传输速率、定位精度等方面将进一步优化。 成本逐渐降低:随着生产工艺的改进和市场规模的扩大,UWB芯片的生产成本将逐渐降低,推动其在车载通信领域的广泛应用。 应用场景不断拓展:除了传统的车载导航、自动驾驶等领域外,UWB芯片还将应用于车载支付、车载安全监控等更多场景,为汽车智能化提供更多可能性。 与其他技术深度融合:UWB芯片将与5G、物联网等技术深度融合,共同构建更加智能、高效的车载通信网络。 六、结论 超宽带通信车载UWB芯片作为一种具有高速、低功耗、高精度定位等优势的新型通信技术,将在未来车载通信市场中发挥重要作用。随着技术的不断进步和应用场景的不断拓展,UWB芯片将成为推动汽车智能化、网联化发展的重要力量。我们期待在未来看到更多创新性的UWB芯片产品问世,为汽车产业的发展注入新的活力。
查看详情 查看详情